|
|
|
|
LEADER |
00000nam a22000007a 4500 |
003 |
UV# |
005 |
20190312150834.0 |
008 |
190312s2002 mx a|||| |||| 00| 0 spa d |
999 |
|
|
|c 331453
|d 331452
|
040 |
|
|
|a UV#
|b spa
|c UV#
|
090 |
|
|
|a IEC0362
|
100 |
1 |
|
|a Chapol Chipol, Carlos
|e autor
|
245 |
1 |
0 |
|a Timer 555 /
|c Carlos Chapol Chipol ; director, Maximino Tolentino Eslava
|
264 |
|
1 |
|a Poza Rica de Hgo., Ver. :
|b Universidad Veracruzana, Facultad de Ingeniería Electrónica y Comunicaciones
|c 2002.
|
300 |
|
|
|a 81 hojas :
|b ilustraciones ;
|c 22 cm.
|
502 |
|
|
|a Monografía (Ingeniería Electrónica y Comunicaciones) -- Universidad Veracruzana, 2002.
|
504 |
|
|
|a Incluye notas bibliográficas.
|
690 |
|
|
|a Ingeniería Electrónica y Comunicaciones
|
700 |
1 |
|
|a Tolentino Eslava, Maximino
|e director
|
942 |
|
|
|c TESIS
|6 _
|