Cargando…

A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)

In this paper, a project of DSP processors cluster is presented. This project is realized as an extension board for PC computers. A block diagram of the board is described. A DSP processor properties for cluster computation was described. The aim is to use a number of such boards for building a clus...

Descripción completa

Detalles Bibliográficos
Autores principales: Dymanowski, L, Lewandowski, K, Linczuk, M
Formato: info:eu-repo/semantics/article
Lenguaje:eng
Publicado: Elektronika 2009
Materias:
Acceso en línea:http://cds.cern.ch/record/1235144
_version_ 1780918541806993408
author Dymanowski, L
Lewandowski, K
Linczuk, M
author_facet Dymanowski, L
Lewandowski, K
Linczuk, M
author_sort Dymanowski, L
collection CERN
description In this paper, a project of DSP processors cluster is presented. This project is realized as an extension board for PC computers. A block diagram of the board is described. A DSP processor properties for cluster computation was described. The aim is to use a number of such boards for building a cluster of DSP clusters. Such architecture will be used for High Energy Physics Experiments results calculations with such data as CMS, ILC and E-XFEL.
format info:eu-repo/semantics/article
id cern-1235144
institution Organización Europea para la Investigación Nuclear
language eng
publishDate 2009
publisher Elektronika
record_format invenio
spelling cern-12351442019-09-30T06:29:59Z http://cds.cern.ch/record/1235144 eng Dymanowski, L Lewandowski, K Linczuk, M A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP) Accelerators and Storage Rings 4: AccNet: Accelerator Science Networks In this paper, a project of DSP processors cluster is presented. This project is realized as an extension board for PC computers. A block diagram of the board is described. A DSP processor properties for cluster computation was described. The aim is to use a number of such boards for building a cluster of DSP clusters. Such architecture will be used for High Energy Physics Experiments results calculations with such data as CMS, ILC and E-XFEL. info:eu-repo/grantAgreement/EC/FP7/227579 info:eu-repo/semantics/openAccess Education Level info:eu-repo/semantics/article http://cds.cern.ch/record/1235144 Elektronika Elektronika, 8 (2009) pp. 206 2009
spellingShingle Accelerators and Storage Rings
4: AccNet: Accelerator Science Networks
Dymanowski, L
Lewandowski, K
Linczuk, M
A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title_full A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title_fullStr A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title_full_unstemmed A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title_short A project of universal computing platform - cluster of floating point DSP processors (Projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów DSP)
title_sort project of universal computing platform - cluster of floating point dsp processors (projekt uniwersalnej platformy obliczeniowej - klastra zmiennoprzecinkowych procesorów dsp)
topic Accelerators and Storage Rings
4: AccNet: Accelerator Science Networks
url http://cds.cern.ch/record/1235144
http://cds.cern.ch/record/1235144
work_keys_str_mv AT dymanowskil aprojectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp
AT lewandowskik aprojectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp
AT linczukm aprojectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp
AT dymanowskil projectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp
AT lewandowskik projectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp
AT linczukm projectofuniversalcomputingplatformclusteroffloatingpointdspprocessorsprojektuniwersalnejplatformyobliczeniowejklastrazmiennoprzecinkowychprocesorowdsp