Cargando…
A possible Hardware Implementation of the HPC II Level Trigger
Autor principal: | Crosetto, D |
---|---|
Lenguaje: | eng |
Publicado: |
1987
|
Materias: | |
Acceso en línea: | http://cds.cern.ch/record/2625542 |
Ejemplares similares
-
The HPC second level trigger in DELPHI
por: Cattai, A, et al.
Publicado: (1994) -
Simulations for the DELPHI HPC Second Level Trigger
por: Bollini, D, et al.
Publicado: (1987) -
Simulations for the DELPHI HPC second level trigger
por: Bollini, D, et al.
Publicado: (1988) -
A scheme for the HPC second-level trigger
por: Camporesi, T, et al.
Publicado: (1989) -
LHCb base-line level-0 trigger 3D-flow implementation
por: Crosetto, D
Publicado: (1999)